logo

Multiplexer

Multiplexer je kombinovaný obvod, ktorý má 2nvstupné riadky a jeden výstupný riadok. Jednoducho, multiplexor je viacvstupový a jednovýstupový kombinovaný obvod. Binárne informácie sú prijímané zo vstupných liniek a smerované do výstupnej linky. Na základe hodnôt výberových riadkov bude jeden z týchto dátových vstupov pripojený k výstupu.

Na rozdiel od kodéra a dekodéra existuje n výberových riadkov a 2nvstupné riadky. Celkovo sú teda 2Nmožné kombinácie vstupov. S multiplexerom sa tiež zaobchádza ako Mux .

pomenovacia konvencia java

Existujú rôzne typy multiplexerov, ktoré sú nasledovné:

2×1 multiplexer:

V multiplexeri 2×1 sú len dva vstupy, t.j. A0a A1, 1 riadok výberu, t.j. S0a jednotlivé výstupy, t.j. Y. Na základe kombinácie vstupov, ktoré sú prítomné na výberovom riadku S0, jeden z týchto 2 vstupov bude pripojený k výstupu. Bloková schéma a pravdivostná tabuľka 2 × 1 multiplexer sú uvedené nižšie.

Bloková schéma:

Multiplexer

Tabuľka pravdy:

Multiplexer

Logické vyjadrenie výrazu Y je nasledovné:

Y=S0'.A0+S0.A1

Logický obvod vyššie uvedeného výrazu je uvedený nižšie:

Multiplexer

4×1 multiplexer:

V multiplexeri 4×1 sú celkom štyri vstupy, teda A0, A1, A2a A3, 2 výberové riadky, t.j. S0a S1a jeden výstup, t.j. Y. Na základe kombinácie vstupov, ktoré sú prítomné na výberových riadkoch S0a S1, jeden z týchto 4 vstupov je pripojený k výstupu. Bloková schéma a pravdivostná tabuľka 4 × 1 multiplexer sú uvedené nižšie.

Bloková schéma:

Multiplexer

Tabuľka pravdy:

Multiplexer

Logické vyjadrenie výrazu Y je nasledovné:

Y=S1'S0'A0+S1'S0A1+S1S0'A2+S1S0A3

Logický obvod vyššie uvedeného výrazu je uvedený nižšie:

Multiplexer

Multiplexer 8 na 1

V multiplexeri 8 na 1 je celkovo osem vstupov, t.j. A0, A1, A2, A3, A4, A5, A6a A7, 3 výberové riadky, t.j. S0, S1a S2a jeden výstup, t.j. Y. Na základe kombinácie vstupov, ktoré sú prítomné na výberových riadkoch S0, S1,a S2, jeden z týchto 8 vstupov je pripojený k výstupu. Bloková schéma a pravdivostná tabuľka 8 × 1 multiplexer sú uvedené nižšie.

Bloková schéma:

Multiplexer

Tabuľka pravdy:

Multiplexer

Logické vyjadrenie výrazu Y je nasledovné:

Y=S0'.S1'.S2'.A0+S0.S1'.S2'.A1+S0'.S1.S2'.A2+S0.S1.S2'.A3+S0'.S1'.S2A4+S0.S1'.S2A5+S0'.S1.S2.A6+S0.S1.S3.A7

Logický obvod vyššie uvedeného výrazu je uvedený nižšie:

Multiplexer

8 × 1 multiplexer využívajúci 4 × 1 a 2 × 1 multiplexer

Môžeme implementovať 8 × 1 multiplexer s použitím multiplexora nižšieho rádu. Na implementáciu 8 × 1 multiplexer, potrebujeme dva 4 × 1 multiplexer a jeden 2 × 1 multiplexer. 4 × 1 multiplexor má 2 výberové riadky, 4 vstupy a 1 výstup. 2 × 1 multiplexor má iba 1 výberový riadok.

Na získanie 8 dátových vstupov potrebujeme dva 4 × 1 multiplexery. 4 × 1 multiplexor vytvára jeden výstup. Takže, aby sme získali konečný výstup, potrebujeme 2 × 1 multiplexer. Bloková schéma z 8 × 1 multiplexer pomocou 4 × 1 a 2 × 1 multiplexer je uvedený nižšie.

Multiplexer

16 na 1 multiplexer

V multiplexeri 16 ku 1 je celkovo 16 vstupov, t.j.0, A1, …, A16, 4 výberové riadky, t.j. S0, S1, S2a S3a jeden výstup, t.j. Y. Na základe kombinácie vstupov, ktoré sú prítomné na výberových riadkoch S0, S1a S2, jeden z týchto 16 vstupov bude pripojený k výstupu. Bloková schéma a pravdivostná tabuľka 16 × 1

tcp a ip model

Bloková schéma:

Multiplexer

Tabuľka pravdy:

Multiplexer

Logické vyjadrenie výrazu Y je nasledovné:

Y=A0.S0'.S1'.S2'.S3'+A1.S0'.S1'.S2'.S3+A2.S0'.S1'.S2.S3'+A3.S0'.S1'.S2.S3+A4.S0'.S1.S2'.S3'+A5.S0'.S1.S2'.S3+A6.S1.S2.S3'+A7.S0'.S1.S2.S3+A8.S0.S1'.S2'.S3'+A9.S0.S1'.S2'.S3+Y10.S0.S1'.S2.S3'+A11.S0.S1'.S2.S3+A12 S0.S1.S2'.S3'+A13.S0.S1.S2'.S3+A14.S0.S1.S2.S3'+A15.S0.S1.S2'.S3

Logický obvod vyššie uvedeného výrazu je uvedený nižšie:

Multiplexer

16×1 multiplexer využívajúci 8×1 a 2×1 multiplexer

Môžeme implementovať 16 × 1 multiplexer s použitím multiplexora nižšieho rádu. Na implementáciu 8 × 1 multiplexer, potrebujeme dva 8 × 1 multiplexer a jeden 2 × 1 multiplexer. 8 × 1 multiplexor má 3 výberové riadky, 4 vstupy a 1 výstup. 2 × 1 multiplexor má iba 1 výberový riadok.

Na získanie 16 dátových vstupov potrebujeme dva 8×1 multiplexory. 8 × 1 multiplexor vytvára jeden výstup. Takže, aby sme získali konečný výstup, potrebujeme 2 × 1 multiplexer. Bloková schéma zo 16 × 1 multiplexer s použitím 8 × 1 a 2 × 1 multiplexer je uvedený nižšie.

Multiplexer